

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、直接數(shù)字頻率合成器(DDS)是一種采用全數(shù)字化技術實現(xiàn)的頻率合成器,它是以數(shù)字取樣技術為基礎,由相位累加器、ROM查找表、數(shù)模轉換器和低通濾波器構成。直接數(shù)字頻率合成技術具有頻率切換速度快、頻率分辨率高、相位噪聲低、頻切換時相位連續(xù)等優(yōu)點,已成為現(xiàn)代頻率合成技術中的姣姣者。DDS技術廣泛應用于航空航天、雷達、儀器儀表、電子對抗、通信等領域。
本文利用FPGA完成DDS的設計,DDS技術從相位概念出發(fā),利用采樣定理,直接對參考信
2、號進行抽樣,得到不同的相位,然后通過數(shù)字計算技術產生對應的電壓幅度,最后濾波平滑輸出所需頻率。通過對DDS的頻譜分析和仿真,可知實際DDS輸出的信號主要受相位截斷誤差、ROM幅度量化誤差和DAC的轉換誤差等因素的影響。對32位累加器的結構進行了改進,采用流水線結構,可以提高運算速度。在分析傳統(tǒng) DDS結構的缺陷的基礎上,提出了 DDS的改進結構。采用循環(huán)累加器結構,以循環(huán)相位累加器的溢出信號作為其后地址信號發(fā)生器的時鐘信號,而不用累加器
3、的高位輸出作為地址。這樣可以從源頭上避免因舍掉余值而引起的頻率誤差。引入了地址信號發(fā)生器,通過對循環(huán)累加器的溢出脈沖信號計數(shù)來實現(xiàn)ROM查找表的尋址。所以ROM數(shù)據(jù)表中只需要8個采樣點的波形數(shù)據(jù),比其他所有算法對ROM表數(shù)據(jù)的壓縮效果都好,且不丟失信號信息,算法簡單。只要改變ROM查找表中的數(shù)據(jù),就可以方便的產生各種周期波形。并設計了相應的外圍電路,DAC轉換電路和低通濾波器。
用Matlab軟件仿真分析了DDS的頻譜,用VH
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于fpga的直接數(shù)字頻率合成器的設計
- 基于FPGA的直接數(shù)字頻率合成器設計.pdf
- 基于FPGA的直接數(shù)字頻率合成器的設計.pdf
- 直接數(shù)字頻率合成器的設計.pdf
- 畢業(yè)設計----基于fpga的直接數(shù)字頻率合成器dds設計
- 基于fpga的直接數(shù)字頻率合成器說明書
- 直接數(shù)字頻率合成器(DDS)及其FPGA實現(xiàn).pdf
- 直接數(shù)字頻率合成器的研究及其FPGA實現(xiàn).pdf
- 基于FPGA的直接數(shù)字頻率合成器的研究與應用.pdf
- 基于算法FPGA實現(xiàn)的直接數(shù)字頻率合成器研究與設計.pdf
- 直接數(shù)字頻率合成器研究與設計.pdf
- 畢業(yè)設計-數(shù)字頻率合成器的fpga設計
- 基于CORDIC算法直接數(shù)字頻率合成器研究.pdf
- 外文翻譯-關于直接數(shù)字頻率合成器
- 外文翻譯-關于直接數(shù)字頻率合成器
- 基于fpga的直接數(shù)字合成器設計
- 基于fpga的直接數(shù)字合成器設計
- 外文翻譯-關于直接數(shù)字頻率合成器
- 外文翻譯---關于直接數(shù)字頻率合成器
- 正交直接數(shù)字頻率合成器的研究與設計.pdf
評論
0/150
提交評論