Sigma-deltaDAC設(shè)計.pdf_第1頁
已閱讀1頁,還剩79頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、Sigma-delta DAC技術(shù)相比于傳統(tǒng)DAC,具有模擬電路部分芯片面積小、對器件匹配度要求不高、工藝易實現(xiàn)等優(yōu)點(diǎn)。同時在對量化噪聲進(jìn)行嚴(yán)格差分處理后,可以獲得相同成本下傳統(tǒng)DAC難以達(dá)到的分別率與穩(wěn)定性。Sigma-delta DAC作為一種高精度信號轉(zhuǎn)換器,在當(dāng)今數(shù)字音頻、通信等領(lǐng)域的應(yīng)用十分廣泛?;谠趬嚎鼐д裰芯_調(diào)整電容的目的,設(shè)計一款∑一△DAC芯片,正是本文的研究課題。
   本文介紹了數(shù)模轉(zhuǎn)換原理、DAC各個

2、指標(biāo)及相關(guān)含義、過采樣sigma-delta DAC技術(shù)原理及其結(jié)構(gòu)、sigma-delta調(diào)制器結(jié)構(gòu)及原理;分析了一階、二階、高階調(diào)制器,多比特調(diào)制器的特性,及其信噪比、極零點(diǎn)分布、穩(wěn)定性、傳輸特性、線性度等特性;闡釋了調(diào)制器的詳細(xì)設(shè)計技術(shù),相關(guān)工作包括Verilog代碼描述、仿真、參數(shù)比對優(yōu)化、綜合、時序分析等,設(shè)計出一款單比特5階∑-△調(diào)制器;完成了數(shù)模轉(zhuǎn)換接口(1bit DAC)以及開關(guān)電容濾波器設(shè)計,完成了模擬電路子模塊包括開

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論