

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著集成電路設計與制造技術的快速發(fā)展,芯片集成度不斷提高。為充分利用集成能力和提高處理器性能,多核SoC系統(tǒng)級芯片已取代傳統(tǒng)單核CPU。現(xiàn)代SoC系統(tǒng)設計規(guī)模的越來越大,使得SoC芯片驗證越發(fā)重要,如何快速有效的進行設計驗證已成為芯片設計的關鍵。在大規(guī)模 SoC系統(tǒng)級芯片驗證中,硬件仿真加速器這種快速、高容量、高仿真性能的工具逐漸被采用。
使用硬件仿真器對大規(guī)模SoC芯片進行仿真時,仿真速度一般不超過6MHz。導致在仿真環(huán)境下
2、對PCIe、SATA等高速串行總線進行仿真時,無法連接真實設備。針對此問題,本文進行了系統(tǒng)性的研究,提出了一種基于報文異步傳輸原理和PIPE協(xié)議的PIPE接口適配器設計方法,設計并實現(xiàn)了一款基于FPGA的PIPE接口適配器,為硬件仿真器環(huán)境下連接真實PCIe設備提供解決方案。本文主要工作及創(chuàng)新點如下:
1.研究PCIe總線協(xié)議規(guī)范,依據PCIe協(xié)議的分層結構和主流PCIe控制器將MAC層與物理層分開的做法,確定通過設計物理層仿
3、真模型來實現(xiàn)硬件仿真器與真實設備間的連接方法。
2.研究物理層PIPE接口規(guī)范,分析PIPE接口報文時序,根據PIPE接口報文的特點,并結合跨時鐘信號的異步傳輸方法,提出了一種跨異步時鐘的PIPE適配器設計方法,解決了其中的信用同步等周期性報文的傳輸方法。
3.按照前述方法,基于FPGA,設計并實現(xiàn)了一種針對PCIe協(xié)議的PIPE接口適配器,解決了慢速仿真器平臺(低于10MHz)與真實PCIe設備間的連接問題。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于PC機和FPGA的光纖通道接口適配器的研究與實現(xiàn).pdf
- 基于CORBA的通用接口適配器的設計與實現(xiàn).pdf
- 光纖通道適配器的FPGA設計與實現(xiàn).pdf
- InfiniBand主機通道適配器用戶接口的研究與實現(xiàn).pdf
- FCoE適配器以太網接口設計與實現(xiàn).pdf
- 基于FPGA的航電總線適配器設計.pdf
- IPoverCCSDS適配器高速接口電路設計與實現(xiàn).pdf
- WirelessHART適配器的設計與實現(xiàn).pdf
- 基于FPGA的FCoE適配器的設計及優(yōu)化.pdf
- 統(tǒng)一網管接口適配器的研究與實現(xiàn).pdf
- FCoE適配器設計與實現(xiàn).pdf
- DeviceNet通信適配器的設計與實現(xiàn).pdf
- 適配器模式
- 基于CORBA的綜合網管南向適配器的研究與實現(xiàn).pdf
- 基于測試的連接適配器.pdf
- CMTS網管系統(tǒng)適配器的設計與實現(xiàn).pdf
- 適配器模式
- 基于USB接口的CAN總線通信適配器的研究和應用.pdf
- 基于電力載波的以太網適配器的研究與實現(xiàn).pdf
- 禁用適配器
評論
0/150
提交評論