某雷達信號采集處理板的設計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩71頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、現(xiàn)代雷達對信號處理的速度和精度的要求越來越高,傳統(tǒng)的模擬信號處理方法已經無法滿足其要求。隨著電子技術的高速發(fā)展,數字技術開始進入雷達信號處理領域。DSP和FPGA具有高速實時處理能力,并且在設計上有很大的靈活性,因此在雷達信號處理領域得到了廣泛應用。
   本文結合雷達系統(tǒng)的實際功能要求,給出了采集處理系統(tǒng)的總體設計方案以及具體的硬件結構;設計完成了數字正交檢波和數字脈沖壓縮算法在FPGA中的實現(xiàn)。此外,本文還闡述了通過FPGA

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論