

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本課題的主要目的是研究軟件調(diào)試技術(shù)并實(shí)現(xiàn)眾志805系統(tǒng)芯片的軟件開(kāi)發(fā)環(huán)境。首先,對(duì)常見(jiàn)的軟件調(diào)試技術(shù)比如插樁方法、ICE(In Circuits Emulator)方法和TRACE方法做了系統(tǒng)的研究,在分析了這些方法的優(yōu)缺點(diǎn)的基礎(chǔ)上并結(jié)合805芯片的特點(diǎn)和實(shí)際情況選擇了插樁調(diào)試方法作為軟件開(kāi)發(fā)環(huán)境方案。在硬件設(shè)計(jì)的同時(shí)進(jìn)行軟件調(diào)試環(huán)境的設(shè)計(jì),在硬件的FPGA驗(yàn)證階段進(jìn)行聯(lián)合調(diào)試,實(shí)現(xiàn)了軟硬件設(shè)計(jì)同步。詳細(xì)分析和實(shí)現(xiàn)了基于插樁方案的軟件開(kāi)
2、發(fā)環(huán)境的實(shí)現(xiàn)方法。該環(huán)境實(shí)現(xiàn)了以下功能:友好IDE(集成開(kāi)發(fā)環(huán)境),界面友好方便使用。具有項(xiàng)目管理功能、自動(dòng)管理項(xiàng)目文件。支持交叉開(kāi)發(fā),能從Host機(jī)加載程序到目標(biāo)系統(tǒng)。能對(duì)程序調(diào)試,對(duì)RAM設(shè)/取消程序斷點(diǎn),單步運(yùn)行,自由運(yùn)行,查看系統(tǒng)狀態(tài)(查看寄存器內(nèi)容、查看memory內(nèi)容),修改寄存器內(nèi)容,修改memory內(nèi)容等等。該軟件調(diào)試環(huán)境已被用于在FPGA驗(yàn)證系統(tǒng)上開(kāi)發(fā)嵌入式實(shí)時(shí)操作系統(tǒng)和原型樣機(jī)應(yīng)用程序,并且被應(yīng)用于眾志805 ASI
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 嵌入式微處理器開(kāi)發(fā)系統(tǒng)的設(shè)計(jì).pdf
- 嵌入式微處理器的低功耗實(shí)現(xiàn)研究.pdf
- 嵌入式微處理器整數(shù)部分的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 嵌入式微處理器可測(cè)性設(shè)計(jì)研究與實(shí)現(xiàn).pdf
- 嵌入式微處理器CISC內(nèi)核設(shè)計(jì)與研究.pdf
- SoC中嵌入式微處理器調(diào)試技術(shù)的研究與實(shí)現(xiàn).pdf
- 通用嵌入式微處理器仿真平臺(tái)的研究與實(shí)現(xiàn).pdf
- 嵌入式微處理器未來(lái)市場(chǎng)趨勢(shì)
- 嵌入式微處理器中LCD控制器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于SPARC IU的嵌入式微處理器設(shè)計(jì).pdf
- 基于FPGA技術(shù)的嵌入式微處理器設(shè)計(jì)研究.pdf
- 基于嵌入式微處理器的測(cè)試技術(shù)研究.pdf
- 低功耗嵌入式微處理器的VLSI設(shè)計(jì)研究.pdf
- 32位RISC嵌入式微處理器設(shè)計(jì).pdf
- 基于嵌入式微處理器的電子簽章系統(tǒng)的研究和開(kāi)發(fā).pdf
- 嵌入式微處理器DMA的系統(tǒng)級(jí)優(yōu)化及實(shí)現(xiàn).pdf
- 32位RISC嵌入式微處理器設(shè)計(jì)研究.pdf
- 嵌入式微處理器的設(shè)計(jì)分析與仿真驗(yàn)證.pdf
- 32位嵌入式微處理器的高速緩存的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于嵌入式微處理器的FIR濾波器設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論