時域交織寬帶帶通Sigma-Delta調制器研究.pdf_第1頁
已閱讀1頁,還剩124頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、華中科技大學博士學位論文時域交織寬帶帶通SigmaDelta調制器研究姓名:黃峰申請學位級別:博士專業(yè):模式識別與智能系統(tǒng)指導教師:沈緒榜鄒雪城20031023P‘i!,SigmaDelta信號處理理論的基礎上,結合CMOS高速電流開關的設計,筆者提出了一種適合大動態(tài)范圍高速帶通SigmaDelta調制器內建自測試(BIST)應用的高頻正弦模擬信號源的設計新方法。文章回顧了SigmaDelta調制器的研究歷史,并對不同結構的RF接收器的

2、性能優(yōu)勢和缺陷進行了比較。關于帶通SigmaDelta調制器的白噪聲線性模型以及調制器的性能評估尺度,文中也予以了詳細的介紹。筆者對Candy的雙環(huán)低通標準型進行了改進,并對改進后的調制器的穩(wěn)定性和量化誤差特性進行了理論和仿真實驗研究。實驗結果證實了SigmaDelta調制器的白噪聲線性模型忽略了量化誤差與輸入信號之間的強相關性。而恰恰是這種相關性導致了調制器單頻干擾和穩(wěn)定性問題的產生。基于以上研究工作,筆者進一步介紹了采用z1_一z2

3、的變換由21級聯(lián)的低通調制器直接設計42級聯(lián)的6階帶通SigmaDelta調制器的方法。并結合42級聯(lián)的6階帶通Sigma—Delta調制器的時域交織結構,完成了雙通道諧振器的開關電容電路和雙相不重疊時鐘控制邏輯的設計。對影響帶通SigmaDelta調制器性能的非理想電路特性進行了理論分豐廳。依據CMOS開關電容電路的kT/C噪聲,并結合考慮運算放大器的噪聲和4位反饋D/A的非線性所引起的噪聲,文章對電路的實際動態(tài)范圍進行了估算。最后文

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論