基于SOPC的圖像邊緣檢測系統(tǒng)的研究.pdf_第1頁
已閱讀1頁,還剩68頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、可編程嵌入式技術(shù)是目前國內(nèi)外在電子信息領(lǐng)域的研究熱點,其中基于可編程片上系統(tǒng)的SOPC技術(shù)是其中的關(guān)鍵技術(shù)。本文針對目前日益發(fā)展的便攜式多媒體設(shè)備、嵌入式視頻監(jiān)控系統(tǒng)等研究了基于SOPC的圖像邊緣檢測系統(tǒng)的關(guān)鍵技術(shù)。包括SOPC系統(tǒng)的處理器,邊緣檢測協(xié)處理器,DMA控制器,LCD控制器,再加上外圍的存儲芯片形成一個完整的可編程嵌入式圖像處理系統(tǒng)。能夠?qū)㈧o態(tài)圖像中的邊緣部分檢測出來并在I,CD上顯示。 本文的主要工作如下:

2、 1.對目前存在的圖像處理的方法在嵌入式系統(tǒng)中的應(yīng)用做了比較和分析,得出利用FPGA進行圖像處理在處理速度和開發(fā)周期方面具有優(yōu)勢的結(jié)論。分析了利用硬件進行圖像邊緣檢測的幾種算法,最后得出利用Sobel和Prewitt算子進行電路設(shè)計的優(yōu)點及可行性。 2.設(shè)計了圖像邊緣檢測協(xié)處理模塊電路,并用Matlab仿真、Modelsim仿真、實際硬件電路運行等多種方法對模塊功能進行了驗證。最后將邊緣檢測模塊包裝成基于NiosⅡ的SOPC外圍

3、協(xié)處理IP模塊,加上Avlone總線接口作為整個嵌入式系統(tǒng)的外圍協(xié)處理器使用。 3.設(shè)計了LCD時序控制電路,利用VhDL語言設(shè)計了確保LCD正常工作的時序發(fā)生電路,加上Avlone總線接口作為整個SOPC系統(tǒng)的外圍模塊使用。 4.利用QuartusⅡ軟件設(shè)計整個Ⅱ系統(tǒng)的電路,把固有的組件和自定義組件組合起來形成SOPC系統(tǒng),在NiosⅡ IDE中完成電路軟件的設(shè)計,最后在Altera的Stratix EPlS10開發(fā)平

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論